# MIPS 单周期微处理器设计

# 通信 2002 班 涂增基 U202013990

#### 一、实验任务

利用 HDL 语言,基于 Xilinx FPGA nexys4 实验平台,设计一个能够执行以下 MIPS 指令集的单周期 类 MIPS 处理器,要求完成所有支持指令的功能仿真,验证指令执行的正确性

支持基本的算术逻辑运算如 add, sub, and, or, slt 指令

支持基本的内存操作如 lw, sw 指令

支持基本的程序控制如 beq, j 指令

仿真的汇编程序代码见超星慕课, 3.5节 实验任务

#### 二、实验目标

- 1.了解微处理器的基本结构
- 2.掌握哈佛结构的计算机工作原理
- 3.学会设计简单的微处理器
- 4.了解软件控制硬件工作的基本原理

# 三、程序设计思路

简单指令集 MIPS 微处理器完整数据通路和加上控制器后的通路图如下,先搭建出每个独立模块,再组合成整体控制器。自顶向下。





# ALU控制信号两级译码

| 指令 | add | sub | and | or | slt  | lw | sw | beq |
|----|-----|-----|-----|----|------|----|----|-----|
| 运算 | 加   | 减   | 与   | 或  | 小于设置 | 加  | 加  | 减   |



#### 四、源代码及注释

# 1、寄存器 PC

`timescale 1ns / 1ps module PC(D, Clk, Reset, Q);//寄存器 PC, parameter n=32; input [n-1:0] D; input Clk, Reset; output reg [n-1:0] Q; //复位时 Q 为 0.

always @(posedge Clk or posedge Reset)

```
begin //时钟 Clk 上升沿 Q 锁存输入数据 D, 异步复位信号 Reset 高电平有效 if(Reset) Q<=0; else Q<=D; end endmodule
```

# 2、指令存储器 InstrROM

```
`timescale 1ns / 1ps
module InstrROM(Addr,Clk,Instr); //输出指令存储器 InstrROM, 容量为 2n*32
parameter n=5;
input [n-1:0] Addr; //输入引脚: 地址线 Addr (位宽 n)、同步时钟 Clk
input Clk;
output reg [31:0] Instr; //输出引脚: 指令 Instr (位宽 32, 具有保持功能)
reg [31:0] regs[2**n-1:0];
always @ (posedge Clk)
Instr = regs[Addr]; //时钟上升沿输出相应地址的指令
endmodule
```

# 3、控制器 Controller

```
`timescale 1ns / 1ps
module Controller (OpCode, Funct, J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg, ALUCtr);
//控制器
input [5:0] OpCode, Funct;
output J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg;
output [3:0] ALUCtr;
wire [1:0] ALUOp;

//引用主控制器 Mainctr 以及 ALU 控制器 ALUControl 实现对指令的操作码和功能码译码产生
控制信号
MainCtr U0(OpCode,J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg, ALUOp);//主控制器第
一级译码,得到 ALUOp[1:0]
ALUControl U1(ALUOp, Funct, ALUCtr); //ALU 控制器第二级译码,产生 ALUCtr[3:0]
endmodule
```

#### 3.1 主控制器 Mainctr

```
`timescale 1ns / 1ps
module MainCtr(OpCode,J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg, ALUOp);//主控制
器 Mainctr
input [5:0] OpCode;
output J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg;
output [1:0] ALUOp;
reg [8:0] temp;
assign{J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg, ALUOp}=temp;
always @(OpCode)
                  //对 6 位操作码 Op[5:0]进行译码
case(OpCode)
    6'b000000:temp=9'b001100010;
    6'b100011:temp=9'b000110100;
    6'b101011:temp=9'b00x011x00;
    6'b000100:temp=9'b01x000x01;
    6'b000010:temp=9'b1xx0x0xxx;
    default:temp=9'b000000000;
endcase
endmodule
```

#### 3.2 ALU 控制器 ALUControl

```
`timescale 1ns / 1ps
module ALUControl (ALUOp, Funct, ALUCtr);// ALU 控制器 ALUControl
input [1:0] ALUOp;
input [5:0] Funct;
output reg [3:0] ALUCtr;
always @(*)
              //对功能码 Funct[5:0]和 ALUOp[1:0]进行译码
casex({ALUOp, Funct})
8'b00xxxxxx:ALUCtr=4'b0010;
8'b00xxxxxx:ALUCtr=4'b0010;
8'b01xxxxxx:ALUCtr=4'b0110;
8'b10100000:ALUCtr=4'b0010;
8'b10100010:ALUCtr=4'b0110;
8'b10100100:ALUCtr=4'b0000;
8'b10100101:ALUCtr=4'b0001;
8'b10101010:ALUCtr=4'b0111;
endcase
```

# 4、多路复用器 Mux2\_1

```
`timescale 1ns / 1ps
module Mux2_1 (ln1, ln2, sel, Out); //多路复用器 Mux2_1
parameter n=32;
input [n-1:0] ln1, ln2; //输入: ln1 (n 位) , ln2 (n 位) , sel
input sel;
output [n-1:0] Out; //输出: Out (n 位)
//将两个 n 位宽的输入通道复用到一个输出同位宽通道,当 sel 为 0 时,选择 ln1 输出,否则选择 ln2 输出
assign Out = sel?ln2:ln1;
endmodule
```

# 5、3 选 1 多路复用器 Mux3\_1

```
`timescale 1ns / 1ps module Mux3_1 (ln1, ln2,ln3, sel, Out); //n 位 3 选 1 多路复用器 Mux3_1 基于 n 位 2 选 1 多路复用器构建 parameter n=32; input [n-1:0] ln1, ln2,ln3; input [1:0] sel; output [n-1:0] Out; wire [n-1:0] OutTemp; Mux2_1 U0(ln1, ln2, sel[0], OutTemp); Mux2_1 U1(OutTemp, ln3, sel[1], Out); endmodule
```

#### 6、左移运算器 LeftShift

```
`timescale 1ns / 1ps
module LeftShift (In, Out);
//左移运算器 LeftShift 将 n 位数据左移 x 位(低位补充 0, 高位移出)输出 m 位数据
parameter n=32,m=32,x=2;
input [n-1:0] In;
output [m-1:0] Out;
assign Out =In << x;
endmodule
```

#### 7、加法器 Adder

```
`timescale 1ns / 1ps
module Adder (ln1,ln2,Out);
//加法器 Adder 将两个 n 位宽的数据相加,输出结果
parameter n=32;
input [n-1:0] ln1,ln2;
output [n-1:0] Out;
assign Out =ln1 +ln2;
endmodule
```

# 8、寄存器文件 RegFile

```
`timescale 1ns / 1ps
module RegFile (RsAddr, RtAddr, WrAddr, Dataln, RegWr,Clk, RsData, RtData);
//同步输入\异步输出寄存器文件 RegFile, 容量为 32*32, 且编号为 0 的寄存器取值恒为 0
//输入引脚: Rs 寄存器编号 RsAddr (位宽 5)、Rt 寄存器编号 RtAddr (位宽 5), 写寄存器编号 WrAddr
((位宽 5)) 输入数据线 DataIn (位宽
//32) , 写控制信号 RegWr (高电平有效) , 同步时钟 Clk
input [4:0] RsAddr,RtAddr, WrAddr;
input [31:0] Dataln;
input RegWr,Clk;
//输出引脚: Rs 寄存器数据 RsData (位宽 32), Rt 寄存器数据 RtData (位宽 32)
output [31:0] RsData, RtData;
reg [31:0] regs[31:0];
//R 型指令执行时, 首先根据指令字段 Instr[25...21],Instr[20...16]获取$Rs,$Rt 的值
assign RsData=RsAddr?regs[RsAddr]:0;
assign RtData=RtAddr?regs[RtAddr]:0;
always @(posedge Clk)
   if(RegWr)
   regs[WrAddr]=Dataln;
endmodule
```

# 9.符号扩展模块 SignedExtend

```
`timescale 1ns / 1ps
module SignedExtend (ln, Out);
//将 n 位符号数扩展为 m 位符号数模块 SignedExtend
parameter n=16,m=32;
input [n-1:0] ln;
output reg [m-1:0] Out;
```

```
integer i;
always @(In)
begin
if(ln[n-1])
          //有符号数则最高位补 1
   for(i=n;i\leq m;i=i+1)
   Out[i]=1'b1;
else
            //无符号数则最高位补 0
   for(i=n;i<m;i=i+1)
   Out[i]=1'b0;
   Out[n-1:0]=ln;
end
endmodule
//另一种实现方案
//module SignedExtend #(
//
     parameter n = 16,
//
              m = 32
//)(
//
    input [n-1:0] In,
//
    output [m-1:0] Out
//
    );
//
//
     assign Out = {\{(m-n)\{ln[n-1]\}\},ln\}};
//endmodule
10、32 位宽算术逻辑运算单元 ALU
module ALU( //32 位宽算术逻辑运算单元 ALU
   input signed [31:0] In1,
   input signed [31:0] In2,
   input [3:0] ALUCtr,
   //输入引脚:输入数据源 1-ln1 (32 位),输入数据源 2-ln2 (32 位),运算类型控制-ALUCtr (3
位)
   output reg [31:0] ALURes,
   output Zero
   //输出引脚:运算结果 Res (32 位宽)
   );
```

```
//运算结果零标志 Zero (1 位, 如果 Res 不为零 Zero 为 0, 否则 Zero 为 1
assign Zero=(ALURes==0)?1:0;
always @(In1 or In2 or ALUCtr)
begin
    case(ALUCtr)
       4'b0110://sub
          begin
          ALURes = In1-In2;
          end
        4'b0010://add
          begin
          ALURes = In1+In2;
          end
        4'b0000://and
          begin
          ALURes = In1 & In2;
          end
          4'b0001://or
          begin
          ALURes = ln1 | ln2;
          end
          4'b0111://slt
          begin
          ALURes = (ln1 < ln2)?1:0;
          end
          default:
           begin
           ALURes=0;
           end
       endcase
end
endmodule
```

# 11、位拼接器 Concat

```
`timescale 1ns / 1ps
module Concat (ln1, ln2, Out);
```

```
//位拼接器 Concat 将输入源 In1(n 位), In2(m 位)拼接合成为 Out(n+m 位,且 In1 在高位部分,In2 在低位部分)
    parameter n=4,m=28;
input [n-1:0] In1;
input [m-1:0] In2;
output [n+m-1:0] Out;
assign Out = {In1,In2};
endmodule
```

### 12、数据存储器 DataRAM

```
`timescale 1ns / 1ps
module DataRAM(Addr, DataIn, MemWR, Clk, DataOut);
//同步(时钟上升沿)输入\异步输出数据存储器 DataRAM, 容量为 2n*m
parameter n=5,m=32;
reg [m-1:0] regs[2**n-1:0];
input [n-1:0] Addr;
input [m-1:0] Dataln;
input MemWR,Clk;
output [m-1:0] DataOut;
//地址线 Addr (位宽 n)、输入数据线 Dataln (位宽 m), 写控制信号 MemWR(高电平有效), 同步时
钟 Clk
//数据输出 DataOut (位宽 m, 具有保持功能)
assign DataOut = regs[Addr];
always @ (posedge Clk)
begin
  if(MemWR)
  regs[Addr] <= DataIn;</pre>
end
endmodule
```

# 13、整体模块实现 MIPSCPU 简单指令集 MIPS 微处理器

```
`timescale 1ns /1ps
module MIPSCPU ( //简单指令集 MIPS 微处理器
input Clk,
input Reset
);
wire
[31:0]
CurrentPC,SequencePC,JumpPC,BranchPC,TempPC,Boffset,Instr,MemData,Data2Reg,Res,RsData,RtD
ata,ALUIn2,SignExtended;
```

```
wire [1:0] ALUOp,PCsel;
   wire [4:0] WrAddr;
   wire J,B,RegDst,ALUSrc,RegWr,MemWr,Mem2Reg,Zero,BZero;
  wire [27:0] JumpTarget;
  wire [3:0] ALUCtr;
   PC U0_PC(TempPC, Clk, Reset, CurrentPC);
   InstrROM ROM_U0(CurrentPC[6:2],~Clk,Instr);
   defparam ROM_U0.n=5;
   Controller U2_Contr(Instr[31:26],Instr[5:0], J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg,
ALUCtr);
  Mux2_1 U3(Instr[20:16], Instr[15:11],RegDst,WrAddr);
   defparam U3.n=5;
   LeftShift U4(Instr[25:0], JumpTarget);
   defparam U4.n=26,U4.m=28,U4.x=2;
   Adder U5(CurrentPC, 'h4, SequencePC);
   defparam U5.n=32;
   Concat U6(SequencePC[31:28], JumpTarget, JumpPC);
   defparam U6.n=4,U6.m=28;
   Adder U7(SequencePC,Boffset,BranchPC);
   defparam U7.n=32;
   Mux3_1 U8(SequencePC, BranchPC, JumpPC, PCsel, TempPC);
   defparam U8.n=32;
   LeftShift U9(SignExtended, Boffset);
   defparam U9.n=32,U9.m=32,U9.x=2;
   RegFile RegFile_U1(Instr[25:21],Instr[20:16], WrAddr,Data2Reg, RegWr,Clk, RsData, RtData);
   SignedExtend U11(Instr[15:0], SignExtended);
   defparam U11.n=16,U11.m=32;
   Mux2_1 U12(RtData, SignExtended,ALUSrc,ALUIn2);
   defparam U12.n=32;
   ALU U13(RsData,ALUIn2,ALUCtr,Res,Zero);
   Mux2_1 U14(Res, MemData, Mem2Reg, Data2Reg);
   defparam U14.n=32;
   Concat U15(J, BZero, PCsel);
   defparam U15.n=1,U15.m=1;
   DataRAM RAM_U3(Res[6:2],RtData,MemWr,Clk, MemData);
   defparam RAM_U3.n=5,RAM_U3.m=32;
   and(BZero,B,Zero);
endmodule
```

最终得到的整体电路图如下:



# 五、仿真代码及波形

#### 1、寄存器 PC

```
`timescale 1ns / 1ps
module PCsim();
reg [31:0] D;
reg Clk, Reset;
wire [31:0] Q;
PC U0(D, Clk, Reset, Q);
defparam U0.n=32;
parameter PERIOD = 10;
   always begin
      Clk = 1'b0;
      \#(PERIOD/2) Clk = 1'b1;
      #(PERIOD/2);
   end
integer i;
 initial
 begin
 Reset=0;
 for(i=0;i<5;i=i+1)
```

```
begin
D=i;
#10;
end
#10;
Reset=1;
#10;
$stop;
end
endmodule
```

#### 仿真波形



分析波形可知,在每一个时钟上升沿,Q的值变为与D一样,符合D触发器的功能

# 2、指令存储器 InstrROM

```
`timescale 1ns / 1ps
module InstrROMsim();
reg [4:0] Addr;
reg Clk;
wire [31:0] Instr;
InstrROM U0_ROM(Addr,Clk,Instr);
defparam U0_ROM.n=5;

parameter PERIOD = 10;

always begin
    Clk = 1'b0;
    #(PERIOD/2) Clk = 1'b1;
    #(PERIOD/2);
end
```

```
integer i;
initial
begin
for(i=0;i<32;i=i+1)
U0_ROM.regs[i]=i*4;
for(i=0;i<32;i=i+1)
begin
Addr=i;
#10;
end
$stop;
end</pre>
```

#### endmodule



仿真中实例化 32 个存储单元,每个存储单元的初始值为其地址\*4 ,在时钟上升沿输出每个地址的指令,如图可知符合要求。

#### 2、控制器 Controller

```
`timescale 1ns / 1ps
module Controllersim( );
reg [5:0] OpCode, Funct;
wire J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg;
wire [3:0] ALUCtr;
Controller UO_Controller(OpCode, Funct, J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg, ALUCtr);
initial
begin
OpCode=6'h00;
    begin
    Funct=6'h20;
    #10;
    Funct=6'h22;
```

```
#10;
    Funct=6'h24;
    #10;
    Funct=6'h25;
    #10;
    Funct=6'h2a;
    #10;
    end
OpCode=6'h23;
    begin
    Funct=6'h20;
    #10;
    Funct=6'h22;
    #10;
    Funct=6'h24;
    #10;
    Funct=6'h25;
    #10;
    Funct=6'h2a;
    #10;
    end
OpCode=6'h2b;
    begin
    Funct=6'h20;
    #10;
    Funct=6'h22;
    #10;
    Funct=6'h24;
    #10;
    Funct=6'h25;
    #10;
    Funct=6'h2a;
    #10;
    end
OpCode=6'h04;
    begin
    Funct=6'h20;
    #10;
    Funct=6'h22;
    #10;
    Funct=6'h24;
    #10;
    Funct=6'h25;
    #10;
```

```
Funct=6'h2a;
    #10;
    end
OpCode=6'h02;
    begin
    Funct=6'h20;
    #10;
    Funct=6'h22;
    #10;
    Funct=6'h24;
    #10;
    Funct=6'h25;
    #10;
    Funct=6'h2a;
    #10;
    end
$stop;
end
endmodule
```

# 

# ALU控制信号译码功能表

| 指令类型 | 运算类型 | 第一级输入   | 第一級輸出<br>(第二級輸入) | 第二级输入              | 第二級輸出       |  |
|------|------|---------|------------------|--------------------|-------------|--|
|      |      | Op[5:0] | ALUOp[1:0]       | Funct[5:0]         | ALUCtr[3:0] |  |
| lw   | to   | 100011  | 00 \             | xxxxx              | 0010        |  |
| sw   | to   | 101011  | 00               | xxxxxx             | 0010        |  |
| beq  | 减    | 000100  | 01 \             | xxxxxx             | 0110        |  |
| add  | to   | 000000  | 10 \             | <del>10</del> 0000 | 0010        |  |
| sub  | 减    | 000000  | 10               | <del>10</del> 0010 | 0110        |  |
| and  | 与    | 000000  | 10               | <del>10</del> 0110 | 0000        |  |
| or   | 或    | 000000  | 10               | <del>10</del> 0111 | 0001        |  |
| slt  | 小于设置 | 000000  | 10               | <del>10</del> 1010 | 0111        |  |

**由波形图和真值表可知,**R型 Op: 000000 , I型无 Funct[5:0],由 Op 直接决定运算类型,当 Op 为 00, Funct 分别为 20,22,24, 25,2a 时,ALUCtr 分别为 2,6,0, 1, 7, 对应加,减与或小余运算,其他同理,符合要求。

#### 3.1 MainCtrl

\$stop; end

```
`timescale 1ns / 1ps
module MainCtrlsim( );
reg [5:0] OpCode;
wire J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg;
wire [1:0] ALUOp;
MainCtr UO_MainCtr(OpCode,J, B, RegDst, RegWr, ALUSrc, MemWr, Mem2Reg, ALUOp);
initial
begin
OpCode =6'h00;
#10;
OpCode = 6'h23;
#10;
OpCode = 6'h2b;
#10;
OpCode =6'h04;
#10;
OpCode =6'h02;
#10;
```

endmodule



# 3.2 ALUCtrsim

```
`timescale 1ns / 1ps
module ALUControlsim();
reg [1:0] ALUOp;
reg [5:0] Funct;
wire [3:0] ALUCtr;
ALUControl U0_ALUControl(ALUOp, Funct, ALUCtr);
integer i;
initial
begin
for (i=0;i<3;i=i+1)
begin
ALUOp=i;
begin
Funct=6'h20;
#10;
Funct=6'h22;
#10;
Funct=6'h24;
#10;
```

```
Funct=6'h25;
#10;
Funct=6'h2a;
#10;
end
end
$stop;
end
endmodule
```



# 3、多路复用器 Mux2\_1

```
`timescale 1ns / 1ps
module Muxsim();
reg [31:0] ln1, ln2;
reg sel;
wire [31:0] Out;
Mux2_1 U0(In1, In2, sel, Out);
defparam U0.n=32;
initial
begin
ln1=32'h12345678;
ln2=32'h87654321;
sel=0;
#10;
sel=1;
#10;
$stop;
end
```

endmodule



由波形图可知, sel 为 0 时选择 0 通道的数据 12345678 输出, sel 为 1 时选择 1 通道的数据 87654321 输出

# 5、3 选 1 多路复用器 Mux3\_1

```
`timescale 1ns / 1ps
module Mux3_1sim();
reg [31:0] ln1, ln2,ln3;
reg [1:0] sel;
wire [31:0] Out;
Mux3_1 U0(ln1, ln2,ln3, sel, Out);
defparam U0.n=32;
integer i;
initial
begin
ln1=32'h12345678;
ln2=32'h87654321;
ln3=32'h33333333;
for (i=0;i<4;i=i+1)
begin
sel=i;
#10;
end
$stop;
end
endmodule
```



由波形可知, sel 为 0 时选择 0 通道数据输出, sel 为 1 时选择 1 通道数据输出 sel 为 1x 时选择通道 2 数据输出,符合其功能表

#### 6、左移运算器 LeftShift

```
`timescale 1ns / 1ps
module Leftshiftsim();
reg [31:0] In;
wire [31:0] Out0;
wire [27:0] Out1;
wire [28:0] Out2;
LeftShift U0(In, Out0);
defparam U0.n=32,U0.m=32,U0.x=2;
LeftShift U1(ln[25:0], Out1);
defparam U1.n=26,U1.m=28,U1.x=2;
LeftShift U2(ln[25:0], Out2);
defparam U2.n=26,U2.m=29,U2.x=3;
initial
begin
ln=32'h22222222;
#10;
$stop;
end
```

endmodule



Out1 是 32 位的左移 2 位, 2 乘以 2 的平方就是 8, Out2 是 28 位的左移 2 位, 故转化为 16 进制后总共只有 7 位, Out3 是左移三位, 2 的二进制是 0010, 左移 3 位后最低 4 位为 0000, 其他的为 0001

#### 7、加法器 Adder

`timescale 1ns / 1ps module Addersim( ); reg [31:0] ln1,ln2;

wire [31:0] Out;

Adder U0(ln1,ln2,Out);

initial

begin

In1=4;

In2=8;

#10;

ln1=32'h4444444;

ln2=32'h88888888;

#10;

\$stop;

end

endmodule



# 8、寄存器文件 RegFile

```
`timescale 1ns / 1ps
module RegFileSim();
reg [4:0] RsAddr,RtAddr, WrAddr;
reg [31:0] Dataln;
reg RegWr,Clk;
wire [31:0] RsData, RtData;
RegFile U0_RegFile(RsAddr, RtAddr, WrAddr, Dataln, RegWr,Clk, RsData, RtData);
parameter PERIOD = 10;
   always begin
      Clk = 1'b0;
      \#(PERIOD/2) Clk = 1'b1;
      #(PERIOD/2);
   end
 integer i;
  initial
  begin
  for(i=0;i<32;i=i+1)
  U0_RegFile.regs[i]=0;
  RegWr=1;
  for(i=0;i<10;i=i+1)
  begin
  WrAddr=i;
  Dataln=i*4;
  #10;
  end
  RegWr=0;
     for(i=0;i<10;i=i+1)
     begin
     RsAddr=i;
     RtAddr=9-i;
     #10;
     end
     $stop;
  end
endmodule
```



# 9.符号扩展模块 SignedExtend

`timescale 1ns / 1ps module SignExtendsim( ); reg [15:0] ln; [31:0] Out; wire SignedExtend U0(In, Out); defparam U0.n=16,U0.m=32; initial begin

ln=16'h1234;

#10;

In=16'h8234;

#10;

\$stop;

end

endmodule



1234的最高位为 0, 故扩展时最高位补 0; 8234的最高位为 1, 故扩展时最高位补 1, 扩展结果为 ffff8234

# 10、32 位宽算术逻辑运算单元 ALU

```
`timescale 1ns / 1ps
module ALUSim();
    reg signed [31:0] ln1;
    reg signed [31:0] ln2;
    reg [3:0] ALUCtr;
    wire [31:0] ALURes;
    wire Zero;

ALU U0_ALU(ln1,ln2,ALUCtr, ALURes,Zero);

initial
    begin
    ln1 = 4;
    ln2 = 8;
    ALUCtr = 0;
    #10;
    ALUCtr = 1;
```

```
#10;
    ALUCtr = 2;
    #10;
    ALUCtr = 6;
    #10;
    ALUCtr = 7;
    #10;
    ln1 = 32'h44444444;
    ln2 = 32'h888888888;
    ALUCtr = 0;
    #10;
    ALUCtr = 1;
    #10;
    ALUCtr = 2;
    #10;
    ALUCtr = 6;
    #10;
    ALUCtr = 7;
    #10;
    ln1 = 32'h999999999;
    ln2 = 32'h88888888;
    ALUCtr = 0;
    #10;
    ALUCtr = 1;
    #10;
    ALUCtr = 2;
    #10;
    ALUCtr = 6;
    #10;
    ALUCtr = 7;
    #10;
    $stop;
    end
endmodule
```



ALUCtr 为 0,1,2,6,7 时分别对应与,或,加,减,小于设置运算,4 和 8 的与结果为 0,或和加结果为 12 减的结果为-4,对应 ffffffc,4<8,故小余运算结果为 1,其他操作数运算情况也符合预期。

# 11、位拼接器 Concat

```
`timescale 1ns / 1ps
module Concatsim();
reg [31:0] ln1;
reg [31:0] ln2;
wire [31:0] Out0;
wire [1:0] Out1;
Concat U0(In1[3:0], In2[27:0], Out0);
defparam U0.n=4,U0.m=28;
Concat U1(ln1[0], ln2[0], Out1);
defparam U1.n=1,U1.m=1;
initial
begin
ln1=32'h12345679;
ln2=32'h87654321;
#10;
$stop;
end
endmodule
```



第一个是把输入 1 低四位和输入 2 的高四位拼接,输出 2 是把输入 1 的最低位和输入 2 的最低位 (都是 1)拼接,得到 3,即 11,符合预期

# 12、数据存储器 DataRAM

```
`timescale 1ns / 1ps
module DataRamsim();
reg [4:0] Addr;
reg [31:0] Dataln;
wire [31:0] DataOut;
reg MemWR,Clk;
DataRAM U0_RAM(Addr,DataIn,MemWR,Clk,DataOut);
defparam U0_RAM. n=5,U0_RAM. m=32;
    parameter PERIOD = 10;
   always begin
     Clk = 1'b0;
      \#(PERIOD/2) Clk = 1'b1;
      #(PERIOD/2);
   end
integer i;
initial
begin
MemWR = 1;
for(i=0;i<10;i=i+1)
    begin
    Addr=i;
    Dataln=i*4;
    #10;
    end
    MemWR=0;
    for(i=0;i<10;i=i+1)
        begin
        Addr=i;
        #10;
        end
end
endmodule
```



# 13、整体模块实现 MIPSCPU 简单指令集 MIPS 微处理器

```
`timescale 1ns / 1ps
module mipscpusim();
 reg Clk, Reset;
 MIPSCPU uut(Clk, Reset);
 parameter period=10;
                   //产生时钟信号
 always begin
 Clk=1'b0;
  \#(period/2) Clk = 1'b1;
  #(period/2);
  end
 integer i;
 initial
 begin
  //Reset = 1;
  //#10;
 $readmemh
                         ("D:/SOFTWARES/FPGA_Projects/MIPS/MIPS_CPU_S/machinecode.txt",
uut.ROM_U0.regs, 0, 11);
                          //读取机器指令
  for(i=0;i<32;i=i+1)
            //RegFile 以及 DataRAM 前 32 个存储单元存储的初始值为单元地址*4
 begin
   uut.RegFile_U1.regs[i]=i*4;
   uut.RAM_U3.regs[i]=i*4;
```

end
Reset = 0;
#10;
Reset = 1;
#10;
Reset = 0;
#200;
\$stop;
end
endmodule





InstrROM 从地址 0 开始的连续 11 个存储单元存放机器指令如文件 test\_readmemh.coe 文件, test\_readmemh.coe 文件内容如下: 00432020

```
8c440004
```

ac420008

00831022

00831025

00831024

0083102a

10830001

08000000

8c620000

08000000

对应汇编指令如下:

main:

add \$4,\$2,\$3 #0

lw \$4,4(\$2) #1

sw \$2,8(\$2) #2

sub \$2,\$4,\$3 #3

or \$2,\$4,\$3 #4

and \$2,\$4,\$3 #5

slt \$2,\$4,\$3 #6

beq \$4,\$3,exit #7

j main #8

exit: lw \$2,0(\$3) #9

j main #10

前面7条指令都是顺序往下直行,到第七条指令时符合条件则跳转。\$3为复位时的初始值0,\$4为从数据存储器装载的值,若数据存储器地址为4的存储字的初始值不为0,则顺序执行所有指令之后在0~8号指令之间循环;若数据存储器地址为4的存储字初始值为0,则跳过第8条指令,进行到9号指令,再循环。

观察 PC 的变化可知, PC 先从 0,4,8,12,16,20,24,28, 前 7 条指令顺序执行,数据存储器第 0 号地址的存储字初始值为 0,执行第 7 条指令的时候 Zero 的值为 1,说明两寄存器的值相等,符合跳转条件,故跳过了第 8 条指令,进入了第 9 条指令,也就是地址变为 36。执行完 9,10 条指令后又返回原循环。

之后指令执行的过程中,由于 RegFile 以及 DataRAM 前 32 个存储单元存储的初始值为单元地

址\*4、都不为 0、所以程序在 0~7 条语句之间循环、PC 在 0,4,8、12,16,20、24,28 之间循环跳转。

第一条指令为R型指令,高6位为000000,低6位功能码为100000,译码译出的ALUCtr为0010,即2,执行加运算指令,波形符合预期。

第二条指令为 I 型指令,高 6 位为 100011,译码译出的 ALUCtr 也为 0010,对应 lw 指令。低 16 位 lmm 域为常数地址 0x0004,符号扩展后也为 4,在 ALU 中进行加运算,得到的地址在数据存储器中读到相应数据再写到寄存器文件中。

第三条指令为 I 型指令,高 6 位为 101011,译码译出的 ALUCtr 也为 0010,对应 sw 指令。低 16 位 lmm 域为常数地址 0x0008,符号扩展后也为 8,在 ALU 中进行加运算,得到地址,再在数据存储器把数据写到相应的地址中。

第 4,5,6 条指令也为 R 型指令,低 6 位功能码不同,分别执行 sub,or,and,slt 不同功能。 第七条指令为 I 型指令,因为 zero 为 1,所以跳转到 exit 语句的位置。

第八条指令为J型指令,无条件跳转到 main 语句也就是第 0 条语句的位置,所以 PC 又恢复为 0。

第一条指令的 Rs 对应\$2, Rt 对应\$3,RsData=8=2\*4,符合地址都是 2 的整数倍, RtData=0xc=12=3\*4,相加后的结果为 0x14=20=8+12,符合;

第二、三条指令的Rs都是\$2,二的偏移地址为4,三的偏移地址为8,对应的SignExtended 分别为4和8,波形符合预期。

之后的 sub,or,and,slt 都为 R 型指令,由于\$4 与\$3 对应的值相等,都为 0xc,他们相减后为 0,相与、相或之后的结果相同,左移之后右边补 0,所以最终得到的是 0.

再执行 beq 指令,\$4,\$3 寄存器对应的值相等,Zero 输出的值为 1, 跳转到 exit 指令处,再往下执行一条 j main ,之后回到第 0 条指令。

# 六、实验心得

在这次实验中,我用 verilog HDL 语言设计了一个 MIPS 单周期微处理器。我重新复习了一遍 MIPS 微处理器的相关知识,更加深入地理解了 MIPS 单周期微处理器的运行原理。加深了对 MIPS 微处理器的基本结构与其每个模块工作过程的理解,也理解了软件控制硬件的工作原理。经过长时间与 VIVADO 的搏斗,我对它的使用也更加熟悉,尤其是理解了 Vivado 中各种模块是如何联系在一起构成一整个系统的。这次实验收获非常大!